Porta logica: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Annullata la modifica 108972632 di 2.228.87.220 (discussione)
Etichetta: Annulla
m →‎Tabelle delle verità: Modificata la frase di sintesi sulla Tabella della verità
Riga 16:
Alcune porte logiche hanno la loro uscita configurata elettricamente in modo particolare, sono definite [[open collector]], ovvero a collettore aperto. In questi dispositivi, il collettore del [[transistor]] costituente l'uscita della porta non è collegato al positivo dell'alimentazione, ma è ''volante'' rispetto al circuito interno. Questa configurazione permette di utilizzare la porta per pilotare direttamente dispositivi vari, quali [[relè]], [[LED]], ecc, sempreché il valore di corrente assorbita dal dispositivo pilotato sia compatibile con quello fornito dal transistor di uscita. Un vantaggio ulteriore è costituito dal valore di tensione accettato dal transistor, normalmente superiore a quella di alimentazione del circuito integrato, pertanto, in un circuito composto da dispositivi [[transistor-transistor logic|TTL]] alimentato a 5 volt, utilizzando una porta open collector, è possibile per esempio, ottenere un'onda quadra di ampiezza 12 o più volt, prelevandola dal collettore opportunamente collegato tramite una [[resistenza pull-up]] ad una tensione positiva del valore desiderato, oppure pilotare un relè, collegando uno dei capi della sua [[bobina]] sull'uscita della porta, e l'altro capo all'alimentazione positiva, di valore adeguato al suo funzionamento. Una delle porte più comuni, ampiamente utilizzata, definita ''HEX INVERTER BUFFER DRIVER'' (6 NOT in un package) è il [[serie 7400|7406]]. Una regola generale, piuttosto importante ai fini di preservare il circuito realizzato da eventuali momentanei disturbi casuali, è di collegare a [[massa (elettronica)|massa]] gli ingressi delle porte rimaste inutilizzate nei vari package (in particolare le porte [[CMOS]]).
 
== Tabelle delledella verità ==
Le tabelle didella verità sono un metodo semplice per capireanalizzare tutte le possibili combinazioni che possiamo avere in ingresso-uscita.
=== AND ===
{{Vedi anche|Porta AND}}