Logica negativa: differenze tra le versioni

+Aiutare
(Nuova pagina: Quando un circuito digitale utilizza lo stato logico basso: ovvero nella serie TTL da 0 V a 0.8 v e nella serie CMOS il 30% di Vcc (la tesione di alimentazione) si...)
 
(+Aiutare)
{{A|Totalmente incomprensibile ai profani (e forse non solo a quelli)|ingegneria|maggio 2008|firma='''''[[Utente:Cotton|<span style="color:#000000;">Cotton</span>]] <sup>[[Discussioni utente:Cotton|<span style="color:#708090;">Segnali di fumo</span>]]</sup>''''' 20:38, 7 mag 2008 (CEST)}}
Quando un circuito digitale utilizza lo stato logico basso: ovvero nella serie TTL da 0 V a 0.8 v e nella serie CMOS il 30% di Vcc (la tesione di alimentazione) si dice che lavora nella logica negata.nel disegno schematico gli eventuali contatti hanno una bolla di inversione.
 
Quando un circuito digitale utilizza lo stato logico basso: ovvero nella serie TTL da 0 V a 0.8 v e nella serie CMOS il 30% di Vcc (la tesionetensione di alimentazione) si dice che lavora nella logica negata.nel Nel disegno schematico gli eventuali contatti hanno una bolla di inversione.
64 239

contributi