Fetch: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Nessun oggetto della modifica
Nessun oggetto della modifica
Riga 4:
In questa fase la Control Unit del microprocessore trasferisce una singola istruzione all'interno del [[Registro istruzione|registro istruzioni]] prelevandola da una risorsa esterna ([[Cache]], [[RAM]], Dispositivi di Input/Output), andando a modificare opportunamente il registro degli stati e le ''execution flag''.
 
Prima però di essere effettivamente caricataeseguita l'istruzione va decodificata, cioè tradotta da ''macroistruzione'', ovvero istruzione [[assembly]] o istruzione macchina, in una o più microistruzioni (o [[micro operazioni]]), associate direttamente al microcodice operativo delle varie unità funzionali costituenti il cuore del microprocessore stesso. Poiché tale operazione di decodifica nella maggior parte dei casi costituisce la parte più onerosa in termini di tempo e risorse impiegate all'interno di questa fase, molto spesso la fase stessa è detta anche '''''Instruction Fetch & Decode'''''.
 
Nel fetching ad essere caricata nei registri del microprocessore è la sola istruzione, o operatore. Eventuali dati, o operandi, vengono "trattati" nella successiva fase di [[Issue]].