Flip-flop: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Nessun oggetto della modifica
Nessun oggetto della modifica
Riga 3:
Possono essere utilizzati anche come [[circuito anti-rimbalzo]] per i contatti di un pulsante, un interruttore o un relè, indispensabili per esempio nelle funzioni di START e STOP nei cronometri digitali: infatti, la chiusura dei contatti elettrici può non avvenire in modo definitivo, ma dopo una serie di rimbalzi, i quali generano altrettanti impulsi, che, interpretati erroneamente dal circuito logico, porterebbero ad errori di funzionamentsua uscita al primo impulso e ignora i successivi, risolve il problema. Le [[tabella della verità|tabelle di verità]] possono essere ricavate dalle [[Equazionee|equazioni]] caratteristiche.
 
Esistono diversi tipi: SR (Set Reset), JK (evoluzione del flip flop SR), T (Toggle-Tasto), D (Delay)....lol[[File:Transistor Bistable interactive animated-en.svg|thumb|''R1, R2'' = 1 kΩ, ''R3, R4'' = 10 kΩ]]
 
== Flip-flop SR ==
[[File:Transistor Bistable interactive animated-en.svg|thumb|''R1, R2'' = 1 kΩ, ''R3, R4'' = 10 kΩ]]
[[File:Flipflop SR0.svg|upright=0.5|thumb|Simbolo circuitale tradizionale del flip-flop SR]]
È il flip-flop più semplice dal punto di vista circuitale e fu anche il primo ad essere realizzato. La versione attiva alta ha due ingressi s (''Set'') e r (''Reset'', detto anche ''Clear'') e due uscite q e q_ (q complementato). È una rete sequenziale asincrona che si evolve in accordo alle seguenti specifiche: quando lo stato d'ingresso è s=0 e r=1 il flip-flop si resetta, cioè porta a 0 il valore della variabile d'uscita q e a 1 la variabile d'uscita q_; quando lo stato d'ingresso è s=1 e r=0 il flip-flop si setta cioè porta a 1 il valore della variabile d'uscita q e a 0 la variabile d'uscita q_; quando lo stato d'ingresso è s=0 e r=0 il flip-flop conserva, cioè mantiene inalterato il valore di entrambe le variabili d'uscita. La combinazione s=1 ed r=1 non viene utilizzata in quanto instabile (il risultato dipende infatti da quale delle porte che compongono il circuito interno del flip flop viene commutata prima).
Line 23 ⟶ 20:
|1||0||1||0||Set
|-
| 1|| 1|| -|| -||Combinazione proibitaLol
|}
 
==Flip-flop JK==
[[File:flipflopjk.svg|thumb|Simbolo circuitale ([[Organizzazione Internazionale per le Standardizzazioni|ISO]]) per flip-flop di tipo JK, dove > è l'ingresso del clock, J e K sono gli ingressi dei dati, Q è l'uscita del dato memorizzato, e Q' è l'inverso di Q.]]
È caratterizzato da due ingressi, due uscite complementari e un ingresso di sincronizzazione.