SSE4: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
Thijs!bot (discussione | contributi)
m robot Aggiungo: pt:SSE4
Nessun oggetto della modifica
Riga 3:
Fra le nuove istruzioni si possono citare i sottogruppi "Floating Point Dot Product" (DPPS, DPPD) e i "Floating Point Round" (ROUNDPS, ROUNDSS, ROUNDPD, ROUNDSD), coinvolti nell'ottimizzazione delle scene 2D e 3D. Appare chiaro quindi che uno degli ambiti di utilizzo che dovrebbe trarre maggior beneficio da questo nuovo set d'istruzioni dovrebbe essere quello dei [[videogioco|videogiochi]], insieme a tutti quelli che richiedono un uso massiccio dei calcoli in virgola mobile. Tra le altre novità, vediamo "Vectorizing compiling", "Media, string and text processing" e "Application targeted accelerators".
 
== Processori con SEE4SSE4 ==
Le istruzioni SSE4 dovevano essere implementate da Intel per la prima volta all'interno dei processori [[Core 2 Duo]], [[Conroe]] e [[Merom]], e nella controparte per i server, gli [[Xeon]] DP della serie 51xx, [[Woodcrest]], e inizialmente sembrava che il set dovesse comprendere 16 nuove istruzioni. In realtà questi processori hanno visto solo una revisione delle precedenti [[SSE3]] e si è quindi saputo che Intel ha deciso di rimandare le SSE4 ai progetti futuri.