Clock: differenze tra le versioni

6 byte aggiunti ,  5 anni fa
nessun oggetto della modifica
Nessun oggetto della modifica
Nessun oggetto della modifica
 
==Il segnale di clock==
Il segnale è costituito da un livello di [[tensione elettrica|tensione]] che periodicamente in modo regolare fa una rapida transizione dal valore zero ad un valore che generalmente coincide con la tensione di alimentazione del circuito, resta a questo livello per un certo tempo e poi in modo altrettanto rapido ritorna a livello zero, rimane a livello zero per un determinato tempo e poi il ciclo si ripete. La commutazione di tutti i circuiti logici avviene durante la transizione di questa tensione, ovverosia durante la variazione di livello di questo segnale. Gli ingressi dei dispositivi preposti a ricevere il clock sono definiti per consuetudine "attivi alti" o "attivi negati", i primi commutano durante il fronte di salita del clock, i secondi sul fronte di discesa. Non necessariamente il [[duty cycle]] (in italiano, letteralmente "rapporto pieno-vuoto", ciclo di lavoro) del segnale deve essere simmetrico, un clock di 100 MHz può essere costituito da un segnale che sta a livello alto 3 [[nanosecondi]] e rimane a zero 7 nanosecondi, o viceversa.
 
==Velocità di clock==
Utente anonimo