SSE2: differenze tra le versioni

Contenuto cancellato Contenuto aggiunto
YurikBot (discussione | contributi)
mNessun oggetto della modifica
Riga 6:
L'aggiunta di operazioni SIMD su interi a 128 bit consente ai programmatori di evitare completamente l'utilizzo degli otto registri a 64 bit delle MMX. Inquesto modo è possibile eseguire operazioni SIMD sia su valori interi che su numeri in virgola mobile senza la perdita di tempo necessaria precedentemente per passare dal "mode" MMX a quello SSE.
 
Altre istruzioni del set SSE2 consentono di effettuare un controllo della [[CPU cache|cache]] per limitare l'occupazione di questa memoria con dati inutili quando vengono elaborate grandi quantità di dati.
 
I primi processori ad implementare le istruzioni SSE2 sono stati i [[Pentium_4]] con core [[Willamette]] nel [[2001]].